一种DSP控制的三相降压型PFC电路的研究
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TP2

基金项目:


Research of a DSPcontrolled threephase Bucktype PFC topology
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    功率因数校正(PFC)电路常用于解决电力电子谐波污染问题。在大功率特殊应用场合,三相升压型功率因数校正电路存在输出电压偏高、范围较窄和不利于后级DC/DC设计的缺点。本文研究了一种效率更高的的基于Swiss拓扑的三相降压型PFC,分析了其工作原理和控制策略,在MATLAB/Simulink平台进行了仿真验证,设计和研制了采用DSP控制的10 kW样机并进行了实验。实验结果表明,电路满载状态下可实现400 V稳定输出,功率因数接近1,工作效率97%。证明了电路的可行性和优越性。

    Abstract:

    Power factor correction(PFC)circuit are usually used to solve the harmonic pollution matter of power electronics. In highpower special applications, Threephase Boosttype power factor correction has a disadvantage of its high and narrow output voltage and not good for design of DC/DC. The paper studies on a more efficient threephase Bucktype PFC based on Swiss topology, analyses its operational principle and control strategy. Simulation verification by MATLAB/Simulink platform is carried on. A 10 kW experimental prototype using DSP for control is designed and developed, and experiments are carried on. Experimental results show that the circuit can achieve a stable 400 V voltage output, power factor approaches 1, efficiency over 97% at full load. It proves the feasibility and superiority of the circuit.

    参考文献
    相似文献
    引证文献
引用本文

俞鹏飞,徐大林,祝振华.一种DSP控制的三相降压型PFC电路的研究[J].电子测量技术,2015,38(12):72-75

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2016-02-29
  • 出版日期:
文章二维码