用于ADC测试的数据采集系统的设计
DOI:
CSTR:
作者:
作者单位:

北京微电子技术研究所北京100076

作者简介:

通讯作者:

中图分类号:

TN792

基金项目:


Data acquisition system for ADC testing
Author:
Affiliation:

Beijing Microelectronics Technology Institute, Beijing 100076, China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    介绍了一种可用于百兆级采样率模数转换器(ADC)测试的数据采集系统,给出其硬件设计原理与方法,并简要介绍了上位机软件工作流程。该系统主要用于进行8位或16位100 MHz采样率ADC的动态参数的测试,采用FPGA+USB的形式。其中,FPGA负责对采集的数据进行缓存和传输,然后通过USB将数据上传到上位机中,最后利用上位机软件的控制算法实现对待测ADC参数的计算与显示,从而得出电路的测试结果。该系统性目前已用于日常电路测试,并取得了良好的效果。

    Abstract:

    A design of data acquisition system for 100 MHz sampling rate ADC testing, and gives its hardware design principle and method, then briefly introduces the PC software working process. The system is adopted a form of FPGA+USB and mainly used for testing the dynamic parameters of 8 or 16 bit 100MHz sampling rate ADC. Among of them, FPGA is responsible for the collection of data caching and transmission, then through the USB to upload data to the host computer and use the control algorithm to calculate the ADC parameters and display them, thus obtains the result of the test ADC. The system has been used in routine testing, and has achieved good results.

    参考文献
    相似文献
    引证文献
引用本文

张丛丛,谭博.用于ADC测试的数据采集系统的设计[J].电子测量技术,2016,39(10):162-165

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2016-11-24
  • 出版日期:
文章二维码