皮秒分辨率数字可编程精密延迟触发技术
DOI:
CSTR:
作者:
作者单位:

1.中北大学仪器与电子学院 太原 030051; 2.中北大学微系统集成研究中心 太原 030051; 3.中北大学信息与通信工程学院 太原 030051

作者简介:

通讯作者:

中图分类号:

TM383.6

基金项目:

国家自然科学基金(62105302)项目资助


Digitally programmable precision delay trigger technology with picosecond resolution
Author:
Affiliation:

1.School of Instrument and Electronics, North University of China,Taiyuan 030051,China; 2.Center for Microsystem Intergration, North University of China,Taiyuan 030051, China; 3.School of Information and Communication Engineering, North University of China,Taiyuan 030051,China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    为了产生高分辨率和宽动态延迟取样脉冲,引入了粗+细两级延迟框架。由外部0.1~12 GHz时钟信号经锁相环分频后生成大约100~250 MHz的同步时钟驱动计数器计数,当计数器达到预设值时,产生频率为50 kHz的同步进位脉冲信号,同时10 bit、10 ps分辨率的粗延迟芯片和0.1 ps分辨率的细延迟芯片开始工作并输出具有一定的延迟量的取样脉冲,由取样脉冲驱动取样器对同步射频信号进行精密取样。测试结果表明,数字可编程精密延迟触发器的分辨率和动态延迟范围分别可以达到1 ps和10 ns以上。

    Abstract:

    In order to generate high resolution and wide dynamic delay sampling pulses, a coarse + fine two-stage delay framework is introduced. The external 0.1~12 GHz clock signal is divided by the phase-locked loop to generate a synchronous clock of about 100~250 MHz to drive the counter to count. When the counter reaches the preset value, a synchronous carry pulse signal with a frequency of 50 kHz is generated, and the resolution is 10 bit and 10 ps. The coarse delay chip and the fine delay chip with a resolution of 0.1 ps start to work and output sampling pulses with a certain delay amount, and the sampling pulse drives the sampler to precisely sample the synchronous radio frequency signal. The test results show that the resolution and dynamic delay range of the digital programmable precision delay trigger can reach 1ps and 10 ns, respectively.

    参考文献
    相似文献
    引证文献
引用本文

余甜,王志斌,景宁.皮秒分辨率数字可编程精密延迟触发技术[J].电子测量技术,2023,46(3):75-79

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2024-02-26
  • 出版日期:
文章二维码