基于AMBA总线的SpaceWire控制模块IP核设计
DOI:
CSTR:
作者:
作者单位:

北京航空航天大学仪器科学与光电工程学院北京100191

作者简介:

通讯作者:

中图分类号:

TP2

基金项目:


Design and implementation of IP core for AS5643 serial bus
Author:
Affiliation:

School of Instrumentation Science of Optoelectronics Engineering,BeihangUniversity,Beijing 100191, China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    SpaceWire是欧空局提出的新一代高速星载互联总线技术,已逐步应用到星载设备网络建立中,卫星即插即用标准的提出需要节点设备智能化且具有SpaceWire接口。本文介绍了SoC片上处理器中SpaceWire接口模块向AMBA总线连接的总线控制器IP核设计,且为SpaceWire接口的高速率数据传输特性增加了DMA功能。本文详细说明了该接口控制模块的系统架构以及各部分的实现方式。最后对该总线控制器IP核进行RTL级仿真验证且在FPGA上进行了硬件测试。

    Abstract:

    SpaceWire is a new generation highspeed interconnection bus technology proposed by the European space agency,and it has been gradually applied to the construction of spaceborne equipment network.Satellite with Plug and Play standard requires intellectualization of node equipment with SpaceWireinterface.A bus controller IP core of Spaceware interface module that connects AMBA bus in the SoC is proposed.This paper detailed ellaborates the system architecture of the interface control module and the implementation of the whole system. An RTL simulation is conducted to the IP core of the AMBA bus controller and the functions of SpaceWire hardware is verified based on FPGA.

    参考文献
    相似文献
    引证文献
引用本文

陈启宏,伊小素,王明,吴嘉宝,康阳.基于AMBA总线的SpaceWire控制模块IP核设计[J].电子测量技术,2016,39(3):80-84

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2016-04-28
  • 出版日期:
文章二维码