参数化的嵌入式乘法器测试技术研究
DOI:
CSTR:
作者:
作者单位:

1. 武陵山片区生态农业智能控制技术湖南省重点实验室怀化418000; 2. 怀化学院怀化418000

作者简介:

通讯作者:

中图分类号:

TN710

基金项目:

湖南省自科基金(2015JJ6090)、怀化学院校级课题(HHUY201303)资助项目


Parameterized method for fault test of embedded multiplier
Author:
Affiliation:

1. Hunan Provincial Key Laboratory Agriculture Intelligent Control Technology, Huaihua 418000, China; 2. Huaihua University, Huaihua 418000, China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    设计并实现了一种利用内建自测试(builtin selftest,BIST)技术对Alteral公司FPGA芯片中嵌入乘法器资源实施故障检测与诊断的方法。该方法利用VHDL语言设计一种独立于乘法器内部结构测试算法,通过3次配置下载,可以检测出芯片中嵌入乘法器资源在工作模式下所有固定故障类型,同时能够对故障乘法器进行定位。最后在被测乘法器测试模型之上设计了完整的BIST测试电路,通过对该电路的实测,验证了文中测试方法的准确性与有效性。

    Abstract:

    This paper describes a fault detection and diagnosis method with BIST technology to verify the integrity of the embedded multiplier cores in Alteral’s FPGAs. This approach uses an architecture independent test algorithm implemented by the hardware description language. Through three configuration download, it can detect all kinds of faults in multipliers at the modes of operation. At the same time, it can identify the location of faulty multiplies. Finally, verifying the effectiveness and accuracy of the proposed method through an integral BIST test circuit which based on the test model of measured multiplier.

    参考文献
    相似文献
    引证文献
引用本文

肖景,杨会平,贺达江.参数化的嵌入式乘法器测试技术研究[J].电子测量技术,2016,39(6):98-101

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2016-07-21
  • 出版日期:
文章二维码