高效视频编码(HEVC)帧内预测的硬件实现方案
DOI:
CSTR:
作者:
作者单位:

南京航空航天大学自动化学院 南京 211106

作者简介:

通讯作者:

中图分类号:

TN919.81

基金项目:


Hardware implementation of high efficiency video coding(HEVC)intra prediction
Author:
Affiliation:

College of Automation Engineering, Nanjing University of Aeronautics and Astronautics, Nanjing 211106, China

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    为了满足实时性要求,提出了基于现场可编程门阵列(fieldprogrammable gate array,FPGA)的帧内预测并行化设计架构。通过并行架构来减少运算等待时间,通过查找表简化了参考像素选取过程,通过预测运算单元来降低计算复杂度和硬件实现的难度。实验代码通过Verilog HDL编写,通过Modelsim SE 10.1a进行仿真,并在Xilinx Virtex6 XC6VLX760 FPGA上综合。结果表明,该结构完成32×32块的预测需要570个时钟周期,在100 MHz时钟频率下,可以对60 f/s,分辨率为1 920×1 080的视频帧序列进行实时编码,满足实时性要求。

    Abstract:

    In order to meet the realtime requirements, an intraprediction parallel design architecture based on field programmable gate array (FPGA) is proposed. Through the parallel architecture to reduce the operation latency, through the lookup table to simplify the reference pixel selection process, through the prediction unit to reduce the computation and hardware implementation complexity. The experiment code is written in Verilog HDL, simulated with Modelsim SE 10.1a, and integrated on the Xilinx Virtex6 XC6VLX760 FPGA. The results show that the prediction of the 32×32 block requires 570 clock cycles. At 100 MHz clock frequency, the video frame sequence with 60 f/s (frame/s) and resolution of 1 920×1 080 can be encoded in real time.

    参考文献
    相似文献
    引证文献
引用本文

夏正鹏,李开宇.高效视频编码(HEVC)帧内预测的硬件实现方案[J].电子测量技术,2017,40(9):201-205

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2017-11-22
  • 出版日期:
文章二维码